Mostrar el registro sencillo del ítem
Bloques de generación de reloj y trasmisión de datos de alta velocidad
dc.contributor.advisor | Mandolesi, Pablo Sergio | |
dc.contributor.author | Falcón, Alfredo Angel | |
dc.date | 2018-11-05 | |
dc.date.accessioned | 2019-08-06T21:46:36Z | |
dc.date.available | 2019-08-06T21:46:36Z | |
dc.date.issued | 2018 | es |
dc.identifier.other | 2018-1620fa | es |
dc.identifier.uri | http://repositoriodigital.uns.edu.ar/handle/123456789/4578 | |
dc.description.abstract | Desde hace más de una década el Grupo de Investigación en Sistemas Electrónicos y Electromectrónicos (GISEE) de la Universidad Nacional del Sur dise~na y ensaya circuitos integrados en sus distintas líneas de investigación. La fabricación de éstos ha sido posible a través de convenios específicos entre la Universidad y compañías que proveen el acceso a los procesos a escala de prototipado con fines educativos, de investigación o comercialización a baja escala. Durante el desarrollo de la investigación para acceder al título de doctorado se encontró que para realizar el prototipo de prueba de concepto era necesario realizar funciones digitales y trasmitir datos a la máxima frecuencia permitida por la tecnología. Detectada esta necesidad se comenzó con el dise~no de dos bloques, un transmisor de datos digitales y un generador de reloj. Entre las características técnicas más importantes del transmisor de datos se puede destacar la compatibilidad con los dispositivos FPGA disponibles en el laboratorio. Por el lado del generador de reloj, la característica más importante a destacar es la posibilidad de variar la frecuencia de salida mediante la configuración de una palabra digital. A medida que se avanzaba en las tareas de diseño de ambos bloques se propuso la idea de documentar el trabajo con dos fines sumamente importantes. El primero es la disponibilidad de los resultados obtenidos como bloques de propiedad intelectual para cualquier otro miembro del grupo pudiera utilizarlos. El segundo, detallar y documenta el proceso de diseño facilita la migración del dise~no a otro proceso de fabricación en caso de ser necesario. El objetivo de este trabajo es dise~nar y fabricar un sistema de trasmisión de datos digitales y un bloque de generación de reloj reutilizables por otros miembros del grupo de investigación. | es |
dc.description.abstract | Since more than ten years ago the Electronic and Electromechatronics Systems Research Group (GISEE) from Universidad Nacional del Sur design and measure integraded circuits IC in several diferents investigation topics. The fabrication have been posible thougth agreements between the university and different company, who provides acces to severals integration procces for low volume with educational and reserch purposes. A proof of concept prototype, for doctoral thesis, requires a high speed digital data transmitter and a clock generator working at the speed limit the best available tecnology. The transmitter main characteristics is the compatibility with the FPGA available at the lab. The clock generator must be able to change the output frequency using a digital word. This work have two main objetives. First, create common blocks for digital high speed systems and share it with other group membres who needed it. Second, the build an apropiated documentation to migrate the design to other technology if it is needed. | es |
dc.format | application/pdf | es_AR |
dc.language.iso | spa | es |
dc.rights | Reconocimiento-NoComercial 4.0 (CC BY-NC 4.0) | es |
dc.rights.uri | http://creativecommons.org/licenses/by-nc/4.0/ | |
dc.subject | Ingeniería | es |
dc.subject | Electrónica | es |
dc.subject | Circuitos integrados | es |
dc.subject | Transmisión de datos digitales | es |
dc.subject | Lazo de seguimiento de fase | es |
dc.subject | Transmisor LVDS | es |
dc.subject | Low voltage Diferential Signal | es |
dc.subject | Phase Look Loop | es |
dc.title | Bloques de generación de reloj y trasmisión de datos de alta velocidad | es |
dc.type | tesis de maestría | es |
bcuns.collection.name | Biblioteca Digital Académica | es |
bcuns.collection.acronym | BDA | es |
bcuns.collection.url | http://tesis.uns.edu.ar/ | es |
bcuns.collection.institution | Biblioteca Central de la Universidad Nacional del Sur | es |
bcuns.depositorylibrary.name | Biblioteca Central de la Universidad Nacional del Sur | es |
bcuns.author.affiliation | Universidad Nacional del Sur. Departamento de Ingeniería Eléctrica y de Computadoras | es |
bcuns.author.affiliation | Instituto Nacional de Tecnología Industrial | es |
bcuns.authoraffiliation.acronym | UNS | es |
bcuns.authoraffiliation.country | Argentina | es |
bcuns.authoraffiliation.country | Argentina | es |
bcuns.advisor.affiliation | Universidad Nacional del Sur | es |
bcuns.advisoraffiliation.acronym | UNS | es |
bcuns.advisoraffiliation.country | Argentina | es |
bcuns.defense.city | Bahía Blanca | es |
bcuns.defense.province | Buenos Aires | es |
bcuns.defense.country | Argentina | es |
bcuns.programme.name | Maestría en Ingeniería Eléctrica | es |
bcuns.programme.department | Departamento de Ingeniería Eléctrica y de Computadoras | es |
bcuns.thesisdegree.name | Magíster en Ingeniería Eléctrica | es |
bcuns.thesisdegree.grantor | Universidad Nacional del Sur | es |
uns.type.publicationVersion | accepted | en |
bcuns.depositarylibrary.acronym | EUN | es |
dcterms.accessRights.openAire | info:eu-repo/semantics/openAccess | es |
uns.oai.snrd | si | es_AR |
Ficheros en el ítem
Este ítem aparece en la(s) siguiente(s) colección(ones)
-
Tesis de postgrado [1435]
Reúne los trabajos finales de los estudios de posgrado de la UNS (especializaciones, maestrías y doctorados)