Mostrar el registro sencillo del ítem

dc.contributor.advisorMandolesi, Pablo Sergio
dc.contributor.advisorPaolini, Eduardo
dc.contributor.authorMorales, Juan Ignacio
dc.date2021-05-06
dc.date.accessioned2021-06-08T16:58:52Z
dc.date.available2021-06-08T16:58:52Z
dc.date.issued2020
dc.identifier.other2021-1770es_AR
dc.identifier.urihttps://repositoriodigital.uns.edu.ar/handle/123456789/5647
dc.description.abstractLa resolución temporal es uno de los principales factores que limitan el rendimiento de los sistemas digitales. Debido a ello, la incorporación de módulos que poseen alta resolución en el dominio del tiempo dentro de estructuras estándar ha despertado gran interés en los últimos años. Estos bloques pueden ser usados para mejorar la codificación de las señales binarias (al aumentar los niveles de cuantización) o reducir la distorsión en determinadas modulaciones digitales, entre otras aplicaciones. En esta tesis se aborda la temática desde distintos enfoques. Dos circuitos integrados fueron fabricados para evaluar un novedoso esquema circuital, el cual permite obtener un retardo temporal programable en el orden de los picosegundos, ajustable en un cierto rango para brindar mayor versatilidad ante distintas condiciones de operación. Su control y calibración se realizan mediante palabras binarias, lo que permite su integración en sistemas más complejos totalmente digitales. Ambos circuitos integrados fueron utilizados en distintas variantes de moduladores por ancho de pulso, alcanzando un desempeño superior al de las arquitecturas convencionales debido a la mayor precisión en el posicionamiento de los flancos de las señales. Asimismo, se presenta una nueva técnica de modulación apta para la implementación de un transmisor de radiofrecuencia totalmente digital. La arquitectura propuesta presenta un desempeño comparable con otras técnicas usadas en la actualidad, demostrado con un análisis completo que incluye simulaciones y resultados experimentales. En este caso las implementaciones se realizaron sobre dispositivos de lógica programable.es_AR
dc.description.abstractTime resolution is one of the main factors limiting the performance of digital systems. Due to this, the addition of modules that have high resolution in the time domain within standard structures has awakened great interest in recent years. These blocks can be used to improve the coding of binary signals (by increasing quantization levels) or to reduce distortion in some digital modulations, among other applications. In this thesis, the subject is addressed from different approaches. Two integrated circuits were manufactured to evaluate a novel circuit diagram, which allows obtaining a programmable time delay in the order of picoseconds, adjustable in a given range to provide greater versatility under different operating conditions. Its control and calibration are done using binary words, which allows its integration in more complex fully-digital systems. Both integrated circuits were used in different variants of pulse width modulators, achieving a better performance than conventional architectures due to the greater precision in the positioning of the signal edges. Likewise, a new modulation technique suitable for the implementation of a fully digital radio frequency transmitter is presented. The proposed architecture displays a performance comparable to other techniques used nowadays, demonstrated with a complete analysis that includes simulations and experimental results. In this case, implementations were carried out on programmable logic devices.es_AR
dc.formatapplication/pdfes_AR
dc.format.extentxxvi, 192 p.es_AR
dc.language.isospaes_AR
dc.rightsReconocimiento-NoComercial-SinObraDerivada 4.0 (CC BY-NC-ND 4.0)es_AR
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/es_AR
dc.subjectIngenieríaes_AR
dc.subjectElectrónicaes_AR
dc.subjectCircuitos integradoses_AR
dc.titleDiseño de sistemas microelectrónicos basados en alta resolución temporales_AR
dc.typetesis doctorales_AR
bcuns.collection.nameBiblioteca Digital Académicaes
bcuns.collection.acronymBDAes
bcuns.collection.urlhttp://tesis.uns.edu.ar/es
bcuns.collection.institutionBiblioteca Central de la Universidad Nacional del Sures
bcuns.depositorylibrary.nameBiblioteca Central de la Universidad Nacional del Sures
bcuns.author.affiliationUniversidad Nacional del Sur. Departamento de Ingeniería Eléctrica y de Computadorases_AR
bcuns.author.affiliationConsejo Nacional de Investigaciones Científicas y Técnicases_AR
bcuns.defense.cityBahía Blancaes
bcuns.defense.provinceBuenos Aireses
bcuns.defense.countryArgentinaes
bcuns.programme.nameDoctorado en Ingenieríaes_AR
bcuns.programme.departmentDepartamento de Ingeniería Eléctrica y de Computadorases_AR
bcuns.thesisdegree.nameDoctor en Ingenieríaes_AR
bcuns.thesisdegree.grantorUniversidad Nacional del Sures_AR
uns.type.publicationVersionacceptedes_AR
bcuns.depositarylibrary.acronymEUNes
bcuns.subject.keywordsResolución temporales_AR
bcuns.subject.keywordsModulación digitales_AR
bcuns.subject.keywordsBajo consumoes_AR
bcuns.subject.keywordsPWMes_AR
dcterms.accessRights.openAireinfo:eu-repo/semantics/openAccesses_AR


Ficheros en el ítem

Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem

Reconocimiento-NoComercial-SinObraDerivada 4.0 (CC BY-NC-ND 4.0)
Excepto si se señala otra cosa, la licencia del ítem se describe como Reconocimiento-NoComercial-SinObraDerivada 4.0 (CC BY-NC-ND 4.0)