Mostrar el registro sencillo del ítem

dc.contributor.advisorJulián, Pedro
dc.contributor.authorPasciaroni, Alejandro
dc.contributor.otherAndreou, Andreas G.
dc.date2019-03-22
dc.date.accessioned2020-03-16T22:23:48Z
dc.date.available2020-03-16T22:23:48Z
dc.date.issued2018
dc.identifier.other2019-1697p
dc.identifier.urihttp://repositoriodigital.uns.edu.ar/handle/123456789/4756
dc.description.abstractEn esta tesis se presenta el análisis de paralelismo en sus diferentes niveles para una Sistema en Chip que consta de múltiples procesadores y una memoria de almacenamiento de datos de alta densidad. El objetivo es utilizar el paralelismo como una estrategia para reducir el consumo de energía de las arquitecturas de cómputo VLSI. En particular, se describe la aplicación de técnicas de paralelismo en una arquitectura de reconocimiento automático de voz y su integración en el sistema mencionado implementado en una tecnología CMOS de 55nm. Se describe la aplicación del paralelismo a nivel micro-arquitectura y a nivel de Sistema y se analiza el punto óptimo de paralelismo para obtener una arquitectura de cómputo eficiente desde el punto de vista de tiempo de procesamiento y consumo de energía.es
dc.description.abstractIn this thesis an analysis of data parallelism implemented in a System on Chip that integrates multiple processing cores and a high density memory is presented. The aim of this work is to optimally utilize dfferent levels of spatial parallelism as a strategy to reduce energy consumption of the whole architecture. The core chosen for this work is an automatic speech recognition architecture integrated in the mentioned System and implemented in a technology CMOS node of 55 nm. Parallelism is included at the microarchitecture level and also at the multiple core chip level. An analysis of the optimal point of the applied parallelism that provides an architecture that minimizes both the energy consumption and the processing time simultaneously is presented.es
dc.formatapplication/pdfes_AR
dc.language.isospaes
dc.rightsReconocimiento-NoComercial-SinObraDerivada 4.0 (CC BY-NC-ND 4.0)es
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/4.0/
dc.subjectIngenieríaes
dc.subjectElectrónicaes
dc.subjectCircuitos integradoses
dc.subjectCircuitos integrados VLSIes
dc.subjectBajo Consumoes
dc.subjectProcesamiento no lineales
dc.titleArquitecturas eficientes en energía para procesamiento no lineal en circuitos integradoses
dc.typetesis doctorales
bcuns.collection.nameBiblioteca Digital Académicaes
bcuns.collection.acronymBDAes
bcuns.collection.urlhttp://tesis.uns.edu.ar/es
bcuns.collection.institutionBiblioteca Central de la Universidad Nacional del Sures
bcuns.depositorylibrary.nameBiblioteca Central de la Universidad Nacional del Sures
bcuns.author.affiliationUniversidad Nacional del Sur. Departamento de Ingeniería Eléctrica y de Computadorases
bcuns.authoraffiliation.countryArgentinaes
bcuns.advisor.affiliationUniversidad Nacional del Sures
bcuns.advisoraffiliation.acronymUNSes
bcuns.advisoraffiliation.countryArgentinaes
bcuns.defense.cityBahía Blancaes
bcuns.defense.provinceBuenos Aireses
bcuns.defense.countryArgentinaes
bcuns.programme.nameDoctorado en Ingenieríaes
bcuns.programme.departmentDepartamento de Ingeniería Eléctrica y de Computadorases
bcuns.thesisdegree.nameDoctor en Ingenieríaes
bcuns.thesisdegree.grantorUniversidad Nacional del Sures
uns.type.publicationVersionaccepteden
bcuns.depositarylibrary.acronymEUNes
dcterms.accessRights.openAireinfo:eu-repo/semantics/openAccesses
uns.oai.snrdsies_AR


Ficheros en el ítem

Thumbnail
Thumbnail
Thumbnail
Thumbnail

Este ítem aparece en la(s) siguiente(s) colección(ones)

Mostrar el registro sencillo del ítem

Reconocimiento-NoComercial-SinObraDerivada 4.0 (CC BY-NC-ND 4.0)
Excepto si se señala otra cosa, la licencia del ítem se describe como Reconocimiento-NoComercial-SinObraDerivada 4.0 (CC BY-NC-ND 4.0)